Modélisation stochastique des générateurs de suites binaires aléatoires: du transistor au bit aléatoire
Abstract
Les générateurs de suites binaires réellement aléatoires sont des dispositifs très largement utilisés par les systèmes cryptographiques embarqués dans des circuits intégrés. La modélisation mathématique de ces générateurs est importante, en effet il s'agit de la seule façon d'estimer leur qualité en termes d'entropie par bit. Dans cet article, nous justifions l'importance d'une modélisation des générateurs au plus proche de la source d'entropie : le bruit intrinsèque des transistors, et proposons une chaine de modélisation permettant d'estimer l'entropie par bit dû au bruit thermique.